Percobaan 1 Kondisi 11
narasi :
Buatlah rangkaian seperti gambar percobaan 1 dengan output di output di batasi sampai 1010
2. Gambar Rangkaian Simulasi
[Kembali]
3. Video Simulasi [Kembali]
Pada Rangkaian simulasi meggunakan 7 saklar spdt, 4 jk flip flop , 1 gerbang logika and beserta inputan togle, lalu 1 gerbang inverter. Untuk 7 saklar spdt saklar 1 - 4 terhubung ke pin Set pada masing" JK flip flop , Saklar ke 5 terhubung ke gerbang salah satu inputan gerbang and yang nantinya output ari gerbang and akan menjadi inputan clk masing masing flip flop. untuk saklar ke 6 terhubung dengan inputan J dan K pada flip flop yang nantinya akan memberikan nilai logika untuk pin J dan K. Di tinjau dari rangkaian pada inputan K terdapat gerbang inverter jadi dengan adanya gerbang inverter tersebut memberikan tanda bahwa tidak akan pernah J dan K tersebut bersifat Toggle ataupun Lacht nantinya. Lalu untuk saklar ke 7 terhubung ke Pin Reset untuk semua JK Flip Flop.
Prinsip kerjanya ketika sw 5 kita hidupkan maka gerbang and akan aktif memberikan inputan toggle pada masing" flip flop nah untuk output Q pada masing" flip flop tergantung dengan nilai J dan K , ketika J nya 1 dan K= 0 maka kondisi Set , ketika J=0 dan K=1 maka kondisi reset. dan bergitu seterusnya. ketika pada flip flop menghasilkan inputan 1010 maka inputan tersebut akan di geser dan dikeluarkan juga satu per satu 1010 .
Pada rangkaian ini bisa dilihat untuk input nya berupa Serial dan output nya juga serial jadi shift register atau SISO
Download HTML [Klik Disini]
Download Rangkaian Simulasi [Klik Disini]
Download Video Simulasi [Klik Disini]
Download Datasheet JK Flip Flop 74111 [Klik Disini]
Download Datasheet Gerebang AND [Klik Disini]
Download Datasheet Gerebang NOT [Klik Disini]
Download Datasheet SPDT [Klik Disini]
Download Datasheet Logic Probe [Klik Disini]
.png)
Tidak ada komentar:
Posting Komentar